

Prénom:

Classe: T

Date: 28.04.2017

**Problème nº 1** (interfaçage C - assembleur)

Nom:

a) Codez en assembleur la fonction « f » ci-dessous. Note : les « long » ont 32 bits.

typedef long (\*fnct\_t) (long p1, long p2); unsigned f (fnct\_t fnct, long a1, long a2, long a3, long a4, long a5)  $\{\text{return al} + (a2 \ll 2) + \text{fnct}(a4, a3) + a5;\}$ push { lr, r8]

molen ro, Esp, #8

popy pc, 183

add 18, 18, 40 // 18 = 29 ldr m, [sp, #12] // r1= as
add r8, r8, r4 // r8= a1 + as l'ordr n'el per
1st r2, #2
add r8, r8, r2 // r8= a1 + as + (a2<=2)

1/rz= Inct-t- oddrus 110 = an 11 11= 63

b) Pour la fonction « foo » avec la signature suivante

extern int foo (int a1, int a2, int a3, int a4, int\* a5, int a6, int a7); représentez l'état du processeur - sa pile et ses registres - à l'entrée de la fonction, alors qu'aucune instruction de « foo » n'a encore été exécutée, pour les valeurs des arguments suivants :

int res = foo (125, 248, 315, 424, 0x8000'0100, 678, 793);

Note: la pile, les registres et tous les arguments sont sur 32 bits 3/4

|   | An leading teaching in Light |             |   |    |     |   |
|---|------------------------------|-------------|---|----|-----|---|
|   | low address                  |             |   |    |     |   |
|   |                              |             |   | RO | 125 |   |
|   |                              |             |   | R1 | 248 |   |
| 9 | P (à l'entrée de foo) →      | 048000 0100 |   | R2 | 315 |   |
|   |                              | 678         | 1 | R3 | 424 | 1 |
|   |                              | 793         |   | R4 |     |   |
|   |                              |             |   | R5 |     |   |
|   | high address                 |             |   | R6 |     |   |

Problème n° 2 (Interruptions)

La figure ci-dessous représente les différentes transitions que le microprocesseur et son logiciel effectuent lorsqu'une interruption est levée.



a) Implémentez en assembleur toutes les opérations que l'on doit effectuer dans la phase 2 pour appeler en toute sécurité la routine « isr (int vector) » qui sera exécutée de la phase 3.

Sub Ir, #h oh, meis per toger

1/2 stmtol sp!, {to-rr, lv} v

Cll.

b) Décrivez l'utilité de la table de vecteur, indiquez ce que contient cette table de vecteur et indiquez où celle-ci se situe sur le μP ARM am3358 de TI (μP ARM Cortex-A8).

Elle peut se houver n'importe on (adresse) mais généralement à l'adresse
Orestote la stack or le sem
1/2 Elle conhient l'adresse de la rapin cl'intemphon à appeler pour
un vectur d'interruption.

c) Implémentez en assembleur les opérations permettant de restaurer l'état du  $\mu P$  après le traitement d'une interruption (phases  $(P, \mu)$ )

1 Idmital Sp!, {ro-r12, cp3^1

phase I take en hardware close vier à coder

d) Décrivez, en une phrase, la latence, donnez la raison principale pouvant celle-ci peut varier très fortement et citez le terme utilisé pour indiquer cette variation de latence.

Variation = Sighe Valisons = -temps pour clasarchier les interruptions (principale)

temps d'execution de la plus longue istanchien nachine

- latence = temps en he l'arrive d'un interruption et le début de la routie qui traite cette interruption

#### Problème n° 3 (Interruptions)

a) Complétez la figure ci-dessous afin de représenter la propagation d'une alarme HW et son traitement par logiciel en indiquant le nom des composants HW et SW impliqués dans la propagation et le traitement de l'alarme. Indiquez également la méthode utilisée par le contrôleur pour identifier la source d'interruption (vectorisé, priorité ou scrutation).



b) Pour les composants HW n° 1 et n° 2 de la figure ci-dessus, décrivez succinctement le mécanisme mis en place par ces composants afin de permettre au logiciel d'identifier la source d'interruption, ceci sachant que chacun de ces 2 composants est capable de traiter plusieurs sources d'interruptions simultanément.

Composant n° 1 Scrnhahon (pridriké ha e on tourniquet)

Il va regarder qui a hat l'interraphon parmis les 1/0 et enregis her
l'into-dans un de ses registus.

2/2

Composant n° 2 in kroup hien vec lans is

Grâce au gpio, il va regarder dans la hable qu'elle
vec ten d'interruption correspond

Une est indépend de sero



Problème nº 4 (Interruptions)

- a) Sachant que les variables a, b, c, et d stockées en mémoire sont de type « uint32\_t », indiquez et argumentez si l'opération ci-dessous est atomique ou n'est pas atomique
  - 1. a += 10;
  - 2. b = 10;
  - 3. c = a + b
  - 4. d = d \* 10;

1) pas atomique car on doit load & store a emplus de lain +10

2) atomique: Str est suffisant

3) pas a amigu, comu pou (1)

1,3, 4 he sont pous abinique car on doit load la valeur des variables avant de pouvoir travailler dessus. Après les avoir loud, il pouvait avoir une interruption qui nous bloque et va moditier a, 5 on c et quant le programme un reprendu, on continura de travailler avec les anciennes Valeurs.

2) est alomique car on load une advosse done une intemption, we'me si elle modifie b, he has pas que de put the \$10 après utilisera l'ancienne valeur.

b) Décrivez le mécanisme à mettre en œuvre pour rendre atomique des opérations.

Utiliser des Sema phore mutex pour protéger Ses Sechins Critiques.

[Gac/04.2017] T-2/I-2

Page 5 / 5